

### 개요

#### • RISC-V 란?

- 2010년에 미국 UC 버클리에서 개발된 무료(오픈소스) RISC 명령어 집합 아키텍처(ISA).
- 특징: 개방성 / 간결성/ 확장성 / 모듈성

### • RISC-V의 RV32I

- RISC-V 아키텍처의 가장 기본적인 명령어 집합.
- 32 : 32비트 기반으로 동작.
- I : 정수(Integer) 연산을 위한 명령어 집합.







### 목차

- 1. 개발 환경 및 언어 소개
- 2. 코드 동작 설명
- 3. Addr/Data 동작 분석
- 4. Timing Diagram 검증
- 5. Test Program 설명 및 분석
- 6. Trouble Shooting
- 7. 프로젝트 고찰

## 1. 개발 환경 및 언어 소개





# 개발 환경

# 사용 언어

```
mescale 1ns / 1ps
input logic [31:0] addr,
output logic [31:0] data
logic [31:0] rom[0:50];
                                                             9010 000 01000 0100011
                                                            0010 010 10000 0100011
    POMENT - 32'hagaagaa gagat gagta gag gagti gilgati-
             32'50100000 00001 00010 000 00100 0110011:
                                                            000 100 01111 0000011:
    rom[2] = 32'h00000000 10010 00010 001 00101 0110011
                                                            aaa aaa 1aaaa aaaaa11
                                                            000 101 10001 0000011:
    rom[4] = 32'b0100000 00001 00010 101 00111 0110011:
                                                            800 010 10011 0000011:
             32'500000000 00010 00001 100 01010 0110011
              32'50000000 00010 00001 110 01011 0110011;
                                                            0010 000 01100 1100011
                                                            0000 001 01100 1100011;
                                                            0101 100 01100 1100011
                                                            0101 101 01100 1100011;
    rom[10] = 32'b000000000001 00010 000 00110 0010011;
                                                            0101 110 01100 1100011:
    rom[11] = 32'b8888888888881 88181 818 88111 8818811.
                                                            0101 111 01100 1100011:
    rom[14] = 32'b0000000001111 00010 110 01010 0010011;
                                                             00011 01010 0110111;
                                                              0000 01011 0010111;
    rom[16] = 32'b00000000 10111 00101 001 01100 0010011:
    rom[17] = 32'b00000000 10111 00101 101 01101 0010011;
    rom[18] = 32'b00000000 01111 00101 101 01110 0010011;
                                                              0000_01100_1101111;
                          assign data = rom[addr[31:2]]:
```

#### # ROM

- CPU의 명령어를 저장하는 ROM(Instruction Memory)에 Test Code를 기입.
- 이 Code에서 가리키는 값에 따라서 Control Unit과 Data Path가 역할을 스탠



#### # Control Unit

- ROM에서 넘어온 명령어를 해독하여 그에 대한 정보를 DataPath와 RAM으로 전달.
- Multi Cycle로 동작하는 CPU 전체의 State를 통제 및 제어.

```
timescale 1ns / 1ps
            include "defines.sv
            module DataPath 0
               input logic
               input logic [31:0] instrCode.
               output logic [31:0] instrMemAddr.
                                  PCEn.
                                  regFileWe,
               input logic [ 3:0] aluControl.
               output logic [31:0]
               output logic [31:0] bu
                                                input logic [ 3:0] aluControl,
               input logic [31:0] bu
                                                input logic [31:0] a,
                                                input logic [31:0] b,
module RegisterFile (
                                               output logic [31:0] result,
    input logic [ 4:0] RA1,
                                                always comb begin
    input logic [ 4:0] RA2.
                                                   case (aluControl)
    input logic [ 4:0] WA,
                                                       ADD: result = a + b;
    input logic [31:0] WD,
                                                       SUB: result = a - b:
   output logic [31:0] RD1,
                                                        SLL: result = a << b;
    output logic [31:0] RD2
                                                       `SRA: result = $signed(a) >>> b:
                                                       `SIT: result = ($signed(a) < $signed(b)) 2.1 : 0:
    logic [31:0] mem[0:2**5-1];
    always ff @(posedge clk) beg
                                                       `AND: result = a & b:
        if (we) mem[WA] <= WD;
   assign RD1 = (RA1 != 0) ? mem[RA1] : 32'b0;
   assign RD2 = (RA2 != 0) ? mem[RA2] : 32'b0;
```

#### # Data Path

- Control Unit의 제어에 따라 Mux가 활성화 및 비활성화.
- 32bit의 신호가 rs1, rs2, rd 등의 address 정보를 전달하고, alu의 동작을 제어한다.

```
always ff @(posedge clk) begin
                                            if(we) begin
                                               case(LSControl)
                                                   2'b00 : mem[addr[31:2]] <= {{24{1'b0}}},wData[7:0]};
                                                   2'b01 : mem[addr[31:2]] <= {{16{1'b0}},wData[15:0]};
                                                   2'b10 : mem[addr[31:2]] <= wData;
`timescale 1ns / 1ps
                                        assign non rData = mem[addr[31:2]];
                                        always_comb begin
module RAM (
                                            case ({SignControl, LSControl})
                                               3'b000 : rData = {{24{non_rData[7]}}}, non_rData[7:0]};
    input logic
                                                3'b001 : rData = {{16{non_rData[15]}}}, non_rData[15:0]};
    input logic
                                               3'b010 : rData = non rData;
    input logic [31:0]
                                               3'b100 : rData = {{24{1'b0}}, non rData[7:0]};
                                               3'b101 : rData = {{16{1'b0}}}, non_rData[15:0]};
    input logic [31:0]
    output logic [31:0]
                                               default : rData = 32'd0;
     input logic [ 1:0]
    input logic
    logic [31:0] mem[0:2**8-1];
    logic [31:0] non_rData;
```

```
158 registerEn U_PC (
159 .clk (clk),
160 .reset(reset),
161 .en (PCEn),
162 .d (ExeReg_PCSrcMuxOut),
163 .q (PCOutData)
164 );
```

```
233
234 module registerEn (
235 input logic clk,
236 input logic reset,
237 input logic en,
238 input logic [31:0] d,
239 output logic [31:0] d,
240 );
241 always_ff @(posedge clk, posedge reset) begin
242 if (reset) begin
243 | q <= 0;
244 | q <= 0;
245 | if (en) q <= d;
246 end
247 end
248 end
```

#### # RAM

- S/L-Type의 명령어를 수행할 때 RAM 모듈이 활성화되고, Data의 저장/적재를 수행.
- Data의 Signed/Unsigned 및 Byte/Half/Word 의 통제를 수행.

#### # Program Counter

- 다음 번에 가리킬 메모리의 주소 값을 저장.
- Multi Cycle 동작을 위해서 Enable 신호가 들어왔을 때에만 값을 출력.

FSM(Finite State Machine)



Block Diagram(Single Cycle)



Block Diagram(Multi Cycle)



### • Type 별 동작 설명

| Туре   | Description                           |
|--------|---------------------------------------|
| R-Type | 레지스터 간의 연산 결과를 레지스터에 저장.              |
| L-Type | 메모리에 있는 데이터를 적재(load)하여 레지<br>스터에 저장. |
| I-Type | 레지스터의 특정 주소에 있는 값과 즉시값 사<br>이의 연산.    |
| S-Type | 레지스터에 있는 값을 메모리에 저장.                  |

| Туре      | Description                                                                     |
|-----------|---------------------------------------------------------------------------------|
| B-Type    | 비교 연산 결과에 따라 PC의 값이 분기.                                                         |
| LU-Type   | 즉시값에 12 만큼의 shift left logical을 수행한<br>값(즉시값 << 12)을 레지스터에 저장.                  |
| AU-Type   | 즉시값에 12 만큼의 shift left logical을 수행한<br>값(즉시값 << 12)과 PC 값을 더한 결과를 레지<br>스터에 저장. |
| JAL-Type  | 다음 명령어 주소를 레지스터에 저장.<br>다음 PC의 값이 분기(PC = PC + imm).                            |
| JALR-Type | 다음 명령어 주소를 레지스터에 저장.<br>다음 PC의 값이 분기(PC = rs1 + imm).                           |

### Block Diagram: R-Type

- 두 레지스터의 값을 연산 후 결과를 다른 레지스터에 저장.
- 주로 산술 / 논리 연산.
- 즉시값 사용 X.



### Block Diagram: I-Type

- 즉시값(immediate, 12bit)과 레지스터 값을 연산.

- 산술/논리 연산의 즉시값 버전.



### Block Diagram: S-Type

- Store 명령어 전용.(레지스터 데이터를 메모리에 저장)
- 연산 결과를 rd가 아닌 메모리 주소에 저장하는 것에 주의.



### Block Diagram : L-Type

- 공식적으로 L-Type은 존재하지 않고, load 명령어는 I-Type에 포함됨.
- 내용을 정리하기 위해서 따로 L-Type을 명시하여, RAM에서 RegFile로 데이터를 적재하는 용도로 명시.



### Block Diagram: B-Type

- 조건 분기(Branch) 명령어 전용 Type.
- offset(12bit) 즉시값을 사용. (단, PC는 상대적인 주소)
- 조건식 평가 후 분기 수행.



### Block Diagram : U-Type(LU)

- 상위 20bit의 즉시값을 rd에 저장.(하위 12bit는 0으로 채움)

- 큰 상수 로딩이나 주소 계산에 활용.



# 2. Block Diagram

Block Diagram : U-Type(AU)

- 상위 20bit의 즉시값과 PC를 더한 값을 rd에 저장.(하위 12bit는 0으로 채움)

- ex) auipc rd, imm20



# 2. Block Diagram

### Block Diagram : J-Type(JAL)

- Jump 명령어의 일종.
- 현재 PC에 대하여 상대적으로 Jump 처리.
- 현재 PC의 값은 잠시 다른 rd에 저장한 채로, 다른 PC의 값을 활용.
- JAL의 경우, 현재 PC의 값에 imm이 더해진 값이 다시 PC로 들어간다.



# 2. Block Diagram

### Block Diagram : JALR-Type

- Jump 명령어의 일종.
- 현재 PC에 대하여 상대적으로 Jump 처리.
- 현재 PC의 값은 잠시 다른 rd에 저장한 채로, 다른 PC의 값을 활용.
- JALR의 경우, rs1의 값과 imm을 더해서 PC의 값으로 처리.



R-Type(1)

//rom[x]=32'b funct7\_ rs2 \_ rs1 \_ f3 \_ rd \_ op

rom[0] = 32'b0000000\_00001\_00010\_000\_00011\_0110011; rom[1] = 32'b0100000\_00001\_00010\_000\_00100\_0110011; rom[2] = 32'b0000000 10010 00010 001 00101 0110011;

om[3] = 32'b0000000 00001 00010 101 00110 0110011;

rom[4] = 32'b0100000 00001 00010 101 00111 0110011;



| add | x3, x2, x1   |  |
|-----|--------------|--|
|     | x4, x2, x1   |  |
| s11 | x5, x2, x18- |  |
| srl | x6 x2, x1 -  |  |
| sra | x7 x2, x1 -  |  |
|     |              |  |

- 주소 x2, x1에 위치한 데이터(12, 11)를 더한 값(23)을 주소 x3에 적재.
- 주소 x2, x1에 위치한 데이터(12, 11)를 뺀 값(1)을 주소 x4에 적재.
- 주소 x2에 위치한 데이터(32'b00...01100)에 대하여, 주소 x18에 위치한 데이터(28)만큼 sll(shift left logical) 연산을 실행한 값(32'b1100...00)을 주소 x5에 적재.
- 주소 x2에 위치한 데이터(32'b00...01100)에 대하여, 주소 x1에 위치한 데이터(11)만큼 srl(shift right logical) 연산을 실행한 값(0)을 주소 x6 에 적재.
- 주소 x2에 위치한 데이터(32'b00...01100)에 대하여, 주소 x1에 위치한 데이터만큼 sra(shift right arithmetic) 연산을 실행한 값(0)을 주소 x7에 적재.



slt x8 x5, x2

R-Type(2)

//rom[x]=32'b funct7\_ rs2 \_ rs1 \_ f3 \_ rd \_ op

rom[5] = 32'b0000000\_00010\_00101\_010\_01000\_0110011; rom[6] = 32'b0000000\_00010\_00101\_011\_01001\_0110011;

rom[7] = 32'b0000000\_00010\_00001\_100\_01010\_0110011;

rom[8] = 32'b0000000\_00010\_00001\_110\_01011\_0110011;

rom[9] = 32'b0000000\_00010\_00001\_111\_01100\_0110011;



xor x10 x1, x2 or x11 x1, x2 and x12 x1, x2

- 주소 x5, x2에 위치한 데이터에 slt(set less than) 연산을 실행하여, 참(1)이나 거짓(0)을 주소 x8에 적재.

- 주소 x5, x2에 위치한 데이터(??, 12)에 sltu(set less than unsign) 연산을 실행하여, 참(1)이나 거짓(0)을 주소 x9에 적재.
- 주소 x1, x2에 위치한 데이터(32'b0...01011, 32'b0...01100)에 xor 연산을 실행한 값을 주소 x10에 적재.
- 주소 x1, x2에 위치한 데이터에 or 연산을 실행한 값(32'b0...01111)을 주소 x11에 적재.
- 주소 x1, x2에 위치한 데이터에 and 연산을 실행한 값(32'b0...01010)을 주소 x12에 적재.

| _                 | RegFile           |
|-------------------|-------------------|
| <b>-1</b> 0       | zero              |
| 1<br>2            | 11                |
| 3                 | 12                |
| 4                 | 13 -> 23          |
| 5                 | 14 -> 1           |
| 6                 | 15 -> 32'b1100000 |
| 7                 | 16 -> 0           |
| 8                 | 17 -> 0           |
| 9                 | 18 -> 1           |
| $\longrightarrow$ | 19 -> 0           |
| 10                | 20 -> 32'b000111  |
| 12                | 21 -> 32'b001111  |
| $\longrightarrow$ | 22 -> 32'b001000  |
| 13                | 23                |
| 14<br>15          | 24                |
|                   | 25                |
| 16                | 26                |
| 17                | 27                |
| 18                | 28                |
| 19                | 29                |
| 20                | 30                |

I-Type(1)

```
//rom[x]=32'b imm12 _ rs1 _ f3_ rd _ op

rom[10] = 32'b00000000001_00010_000_00110_0010011;
rom[11] = 32'b00000000001_0010_010_00111_0010011;
rom[12] = 32'b00000000001_0010_011_01000_0010011;
rom[13] = 32'b000000001111_00010_100_01001_0010011;
rom[14] = 32'b000000001111_00010_111_01011_0010011;
rom[15] = 32'b000000001111_00010_111_01011_0010011;
```



- 주소 x2에 위치한 데이터(12)와 immediate 값(1)에 addi 연산을 실행한 값(13)을 주소 x6에 적재.
- 주소 x5에 위치한 데이터와 immediate 값(1)에 slti 연산을 실행하여 주소 x7에 적재.
- 주소 x5에 위치한 데이터와 immediate 값(1)에 sltiu 연산을 실행하여 주소 x8에 적재.
- 주소 x2에 위치한 데이터(1100)와 immediate 값(1111)에 xor 연산을 실행하여 주소 x9에 적재.
- 주소 x2에 위치한 데이터(1100)와 immediate 값(1111)에 ori 연산을 실행하여 주소 x10에 적재.
- 주소 x2에 위치한 데이터(1100)와 immediate값(1111)에 andi 연산을 실행하여 주소 x11에 적재.

|                | RegFile                         |
|----------------|---------------------------------|
| 0              | zero                            |
| 1<br>2         | 11                              |
| 3              | 12                              |
| 4              | 13 -> 23                        |
| 5              | 14 -> 1                         |
| 6              | 15 -> 32'b1100000               |
| 7              | 16 -> 0 -> 13                   |
| 8              | 17 -> 0 -> 1                    |
| 9              | 18 -> 1 -> 0                    |
| 0              | 19 -> 0 -> 32'b000011           |
| 1              | 20 -> 32'b000111 -> 32'b001111  |
| <del>_</del> 2 | 21 -> 32'b001111 - > 32'b001100 |
| 3              | 22 -> 32'b001000                |
| 4              | 23                              |
| 5              | 24                              |
| 6              | 25                              |
| .7             | 26                              |
| .8             | 27                              |
| 9              | 28                              |
| 20             | 29                              |
|                | 30                              |

slli x12, x5, 23

srli x13, x5, 23

srai x15, x5, 23

add x20, x13, x14

I-Type(2)

```
//rom[x]=32'b funct7 _shamt_ rs1 _f3 _ rd _ op

rom[16] = 32'b0000000_10111_00101_001_01100_0010011;
rom[17] = 32'b00000000_10111_00101_101_01101_0010011;
rom[18] = 32'b00000000_01111_00101_101_01110_0010011;
rom[19] = 32'b01000000_10111_00101_000_10100_0110011;

rom[20] = 32'b00000000_01110_01101_000_10100_0110011;
```

- 주소 x5에 위치한 데이터에 immediate 값(23) 만큼의 slli(shift left logical immediate) 연산들 실행하여 주소 x12에 적재.
- 주소 x5에 위치한 데이터에 immediate 값 만큼의 srli(shift right logical immediate) 연산을 실행하여 주소 x13에 적재.
- 주소 x5에 위치한 데이터에 immediate 값 만큼의 srli(shift right logical immediate) 연산을 실<mark>행하여 주소 x14에 적재.</mark>
- 주소 x5에 위치한 데이터에 immediate 값 만큼의 srai(shift right arithmetic immediate) 연산<mark>을</mark> 실행하여 주소 x15에 적재.



### S-Type

//rom[x]=32'b imm7 \_ rs2 \_ rs1 \_ f3\_ imm5 \_ op

rom[21] = 32'b0000000\_10100\_00010\_000\_01000\_0100011; rom[22] = 32'b0000000\_10100\_00010\_001\_01100\_0100011; rom[23] = 32'b0000000\_10100\_00010\_010\_10000\_0100011;



- 주소 x20에 있는 데이터를 byte(8bit) 크기만큼 주소 8(x2) 주소의 RAM에 저장(store).
- 주소 x20에 있는 데이터를 half(16bit) 크기만큼 주소 12(x2) 주소의 RAM에 저장(store).
- 주소 x20에 있는 데이터를 word(32bit) 크기만큼 주소 16(x2) 주소의 RAM에 저장(store).

|   | RAM                         |
|---|-----------------------------|
| 0 |                             |
| 1 |                             |
| 2 |                             |
| 3 |                             |
| 4 |                             |
|   |                             |
| 5 | 32'b000_0000_0000_1000_0000 |
| 6 | 32'b000_1000_0001_1000_0000 |
| ′ | 32'b001_1000_0001_1000_0000 |
| 8 |                             |

| _                                | RegFile                           |
|----------------------------------|-----------------------------------|
| 0                                | zero                              |
| 1<br>2<br>3                      | 11                                |
|                                  | 12                                |
| о<br>4                           | 13 -> 23                          |
| 5                                | 14 -> 1                           |
| 5<br>6                           | 15 -> 32'b1100000                 |
| 7                                | 16 -> 0 -> 13                     |
| 8                                | 17 -> 0 -> 1                      |
|                                  | 18 -> 1 -> 0                      |
| 9                                | 19 -> 0 -> 32'b000011             |
| .0                               | 20 -> 32'b000111 -> 32'b001111    |
| .1<br>.2<br>.3<br>.4<br>.5<br>.6 | 21 -> 32'b001111 - > 32'b001100   |
|                                  | 22 -> 32'b001000 -> 32'b00000     |
|                                  | 23 -> 32'b001_1000_0000           |
|                                  | 24 -> 32'b001_1000_0000_0000_0000 |
|                                  | 25 -> 32'b11_1000_0000            |
|                                  | 26                                |
|                                  | 27                                |
| L8                               | 28                                |
| L9<br>20                         | 29                                |
| 20                               | 30 -> 32'b001_1000_0001_1000_0000 |

#### L-Type

//rom[x]=32'b imm12 rom[24] = 32'b000000011100\_00000\_100\_01111\_0000011; rom[25] = 32'b000000011100 00000 000 10000 0000011; rom[26] = 32'b000000011100 00000 101 10001 0000011; rom[27] = 32'b000000011100 00000 001 10010 0000011; rom[28] = 32'b000000011100 00000 010 10011 0000011;



x18, 28(x0) x19, 28(x0)

6

8

- RAM의 주소 28(x0)에 있는 데이터를 Byte Unsigned로 Reg의 x15에 적재(Load).

- RAM의 주소 28(x0)에 있는 데이터를 Byte Signed로 Reg의 x16에 적재(Load)
- RAM의 주소 28(x0)에 있는 데이터를 Half Unsigned로 Reg의 x17에 적재(Load)
- RAM의 주소 28(x0)에 있는 데이터를 Half Signed로 Reg의 x18에 적재(Load)
- RAM의 주소 28(x0)에 있는 데이터를 Word로 Reg의 x19에 적재(Load)



ReaFile zero 11 12 13 -> 23 14 -> 1 15 -> 32'b11000...00 16 -> 0 -> 13 17 -> 0 -> 1 18 -> 1 -> 0 19 -> 0 -> 32'b0...00011 20 -> 32'b0..00111 -> 32'b0...01111 21 -> 32'b0..01111 - > 32'b0...01100 22 -> 32'b0..01000 -> 32'b0...0000 23 -> 32'b0..01\_1000\_0000 24 -> 32'b0..01\_1000\_0000\_0000\_0000 25 -> 32'b1..1\_1000\_0000 -> 32'b0..0\_0000\_0000\_1000\_0000 26 -> 32'b1..1\_1000\_0000 27 -> 32'b0..0\_1000\_0001\_1000\_0000 28 -> 32'b1..1\_1000\_0001\_1000\_0000 29 -> 32'b0...01\_1000\_0001\_1000\_0000 30 -> 32'b0...01\_1000\_0001\_1000\_0000

#### B-Type

=> 분기 O

```
//rom[x]=32'b
              imm7 _ rs2 _ rs1 _f3 _imm5 _ opcode
 [29] = 32'b0000000 00010 00010 000 01100 1100011;
        -_32'b0000000_00010_00000_001_01100_1100011;
    35] <del>- 3</del>2"50000000 00000 00101 100 01100 1100011;
         -32'b0000000_00000_00101_101_01100_1100011;
         _32 b0000000 00000 00101 110 01100 1100011;
                                                    bltu x5, x0, 12
    [40] = 32'b0000000 00000 00101 111 01100 1100011;
                                                    bgeu x5, x0, 12
  주소 x2, x2에 있는 값이 동등할 경우, 다음 PC가 immediate(12) 만큼 분기(branch).
  => 분기 0
- 주소 x0, x2에 있는 값이 다를 경우, 다음 PC가 immediate(12) 만큼 분기.
  => 분기 O
- 주소 x5에 있는 signed 값이 주소 x0에 있는 값보다 작을 경우, 다음 PC가 immediate(12)만큼 분기.
  => 분기 0
- 주소 x5에 있는 signed 값이 주소 x0에 있는 값보다 클 경우, 다음 PC가 immediate(12)만큼 분기.
  => 분기 X
- 주소 x5에 있는 unsigned 값이 주소 x0에 있는 값보다 작을 경우, 다음 PC가 immediate(12)만큼 분기.
  => 분기 X
- 주소 x5에 있는 unsigned 값이 주소 x0에 있는 값보다 클 경우, 다음 PC가 immediate(12)만큼 분기.
```

```
zero
       11
       12
       13 -> 23
       14 -> 1
       15 -> 32'b11000...00
       16 -> 0 -> 13
       17 -> 0 -> 1
       18 -> 1 -> 0
       19 -> 0 -> 32'b0...00011
       20 -> 32'b0..00111 -> 32'b0...01111
11
       21 -> 32'b0..01111 - > 32'b0...01100
12
       22 -> 32'b0..01000 -> 32'b0...0000
13
       23 -> 32'b0..01_1000_0000
14
       24 -> 32'b0..01_1000_0000_0000_0000
       25 -> 32'b1..1_1000_0000
       -> 32'b0..0_0000_0000_1000_0000
16
       26 -> 32'b1..1_1000_0000
17
       27 -> 32'b0..0_1000_0001_1000_0000
18
       28 -> 32'b1..1_1000_0001_1000_0000
19
       29 -> 32'b0...01_1000_0001_1000_0000
20
       30 -> 32'b0...01_1000_0001_1000_0000
```

ReaFile

+3

## 3. Addr/Data 동작 분석<sup>1</sup>

LU/AU/J/JL-Type



- immediate(0)을 '12만큼 upper(<< 12)'한 값과 PC를 더해서 주소 11에 적재.
- 다음 PC가 immediate(12)만큼 Jump하고, 기존의 PC는 4를 더해서 x12에 적재.
- 다음 PC는 주소 x12에 있는 값과 immediate(16)를 더한 값으로 Jump하고, 기존의 PC는 4를 더해서 x13에 적재.

|               | RegFile                                                      |  |  |  |  |  |  |  |
|---------------|--------------------------------------------------------------|--|--|--|--|--|--|--|
| )             | zero                                                         |  |  |  |  |  |  |  |
|               | 11                                                           |  |  |  |  |  |  |  |
| 3             | 12                                                           |  |  |  |  |  |  |  |
| ,<br>         | 13 -> 23                                                     |  |  |  |  |  |  |  |
| 5             | 14 -> 1                                                      |  |  |  |  |  |  |  |
| 5             | 15 -> 32'b1100000                                            |  |  |  |  |  |  |  |
| ,             | 16 -> 0 -> 13                                                |  |  |  |  |  |  |  |
| 3             | 17 -> 0 -> 1                                                 |  |  |  |  |  |  |  |
| )             | 18 -> 1 -> 0                                                 |  |  |  |  |  |  |  |
| )             | 19 -> 0 -> 32'b000011                                        |  |  |  |  |  |  |  |
| )<br>1        | 20 -> 32'b000111 -> 32'b001111<br>-> 32'b0011_0000_0000_0000 |  |  |  |  |  |  |  |
| ightharpoonup | 21 -> 32'b001111 -> 32'b001100 -> 176                        |  |  |  |  |  |  |  |
| 2             | 22 -> 32'b001000 -> 32'b0000 -> 184                          |  |  |  |  |  |  |  |
| 3<br>4        | 23 -> 32'b001_1000_0000 -> 196                               |  |  |  |  |  |  |  |
| +<br>5        | 24 -> 32'b001_1000_0000_0000_0000                            |  |  |  |  |  |  |  |
|               | 25 -> 32'b11_1000_0000<br>-> 32'b00_0000_0000_1000_0000      |  |  |  |  |  |  |  |
| 6<br>7        | 26 -> 32'b11_1000_0000                                       |  |  |  |  |  |  |  |
| ,<br>8        | 27 -> 32'b00_1000_0001_1000_0000                             |  |  |  |  |  |  |  |
|               | 28 -> 32'b11_1000_0001_1000_0000                             |  |  |  |  |  |  |  |
| 9             | 29 -> 32'b001_1000_0001_1000_0000                            |  |  |  |  |  |  |  |
| 0             | 30 -> 32'b001_1000_0001_1000_0000                            |  |  |  |  |  |  |  |
|               |                                                              |  |  |  |  |  |  |  |

## 4. Timing Diagram

Simulation(Timing Chart) 교차 분석





Xilinx Vivado



Synopsys Verdi

add x3, x2, x1 sub x4, x2, x1 sll x5, x2, x18 srl x6 x2, x1 sra x7 x2, x1 slt x8 x5, x2 sltu x9 x5, x2 xor x10 x1, x2 or x11 x1, x2 and x12 x1, x2

## 4. Timing Diagram

R-Type



- FETCH -> DECODE -> R\_EXE 의 순서로 state가 반복.
- mem[8], mem[9]: signed/unsigned 차이를 둔 결과, 다른 데이터(1/0)가 적재.



```
addi x6, x2, 1
slti x7, x5, 1
sltiu x8, x5, 1
xori x9, x2, 15
ori x10, x2, 15
andi x11, x2, 15
```

```
slli x12, x5, 23
srli x13, x5, 23
srli x14, x5, 15
srai x15, x5, 23
```

## 4. Timing Diagram

### I-Type



- mem[7], mem[8]: signed/unsigned 차이를 둔 결과, 다른 데이터(1/0)가 적재.
- mem[15]: sra(shift right arithmetic) 연산을 실행한 결과, msb인 1이 복제.



sb x20, 8(x2) sh x20, 12(x2) sw x20, 16(x2)

## 4. Timing Diagram

### S-Type



- mem[5] : sb(store byte) 명령어를 실행하여 데이터의 8bit만 저장.

- mem[6]: sh(store half) 명령어를 실행하여 데이터의 16bit만 저장.

- mem[7] : sw(store word) 명령어를 실행하여 32bit가 온전히 저장.



lbu x15, 28(x0) lb x16, 28(x0) lhu x17, 28(x0) lh x18, 28(x0) lw x19, 28(x0)

## 4. Timing Diagram

#### L-Type



- mem[15] : lbu(load byte unsigned) 명령어의 실행으로 8bit가 적재.
- mem[16]: lb(load byte) 명령어의 실행으로 8bit가 sign extension 되어 적재.
- mem[17]: lhu(load half unsigned) 명령어의 실행으로 16bit가 적재.
- mem[18] : lh(load half) 명령어의 실행으로 16bit가 sign extension 되어 적재.
- mem[19]: lw(load woard) 명령어의 실행으로 32bit가 적재.

|          | Regrile                                                 |
|----------|---------------------------------------------------------|
| 0<br>1   | zero                                                    |
| 2        | 11                                                      |
| 3        | 12                                                      |
| 4        | 13 -> 23                                                |
| 5        | 14 -> 1                                                 |
| 6        | 15 -> 32'b1100000                                       |
| 7        | 16 -> 0 -> 13                                           |
| 8        | 17 -> 0 -> 1                                            |
| 9        | 18 -> 1 -> 0                                            |
| 10       | 19 -> 0 -> 32'b000011                                   |
| 10<br>11 | 20 -> 32'b000111 -> 32'b001111                          |
| 12       | 21 -> 32'b001111 - > 32'b001100                         |
| 13       | 22 -> 32'b001000 -> 32'b00000                           |
| 13<br>14 | 23 -> 32'b001_1000_0000                                 |
| 15       | 24 -> 32'b001_1000_0000_0000_0000                       |
| 16       | 25 -> 32'b11 1000 0000<br>-> 32'b00_0000_0000_1000_0000 |
| 10<br>17 | 26 -> 32'b11_1000_0000                                  |
| 18       | 27 -> 32'b00_1000_0001_1000_0000                        |
|          | 28 -> 32'b11_1000_0001_1000_0000                        |
| 19<br>20 | 29 -> 32'b001_1000_0001_1000_0000                       |
| 20       | 30 -> 32'b001_1000_0001_1000_0000                       |

beq x2, x2, 12 bnq x0, x2, 12 blt x5, x0, 12 bge x5, x0, 12 bltu x5, x0, 12 bgeu x5, x0, 12

## 4. Timing Diagram

B-Type



|       |        |              |                    |                                   |                                          |                                                 |                                                           | l<br>I                                                           |                                                                         |
|-------|--------|--------------|--------------------|-----------------------------------|------------------------------------------|-------------------------------------------------|-----------------------------------------------------------|------------------------------------------------------------------|-------------------------------------------------------------------------|
| B_EXE | FETCH  | DECODE       | B_EXE              | FETCH                             | DECODE                                   | LU_EXE                                          | FETCH                                                     | DECODE                                                           | AU_EXE                                                                  |
| FETCH | DECODE | B_EXE        | FETCH              | DECODE                            | LU_EXE                                   | FETCH                                           | DECODE                                                    | AU_EXE                                                           | FETCH                                                                   |
|       |        |              |                    |                                   |                                          |                                                 |                                                           | 1                                                                | ·                                                                       |
| 156   |        |              | 160                |                                   |                                          | 172                                             |                                                           |                                                                  | 176                                                                     |
|       |        |              |                    |                                   |                                          |                                                 |                                                           |                                                                  |                                                                         |
|       | ·      | 128          |                    | }                                 | 140                                      |                                                 | 152                                                       |                                                                  |                                                                         |
|       | FETCH  | FETCH DECODE | FETCH DECODE B_EXE | FETCH DECODE B_EXE FETCH  156 160 | FETCH DECODE B_EXE FETCH DECODE  156 160 | FETCH DECODE B_EXE FETCH DECODE LU_EXE  156 160 | FETCH DECODE B_EXE FETCH DECODE LU_EXE FETCH  156 160 172 | FETCH DECODE B_EXE FETCH DECODE LU_EXE FETCH DECODE  156 160 172 | FETCH DECODE B_EXE FETCH DECODE LU_EXE FETCH DECODE AU_EXE  156 160 172 |

- mem[29] : beq 명령어가 True로 실행되어, 다음 PC의 출력이 분기. → (다음 PC) = {(29\*4) + 12} = 128
- mem[32]: bne 명령어가 True로 실행되어, 다음 PC의 출력이 분기. → (다음 PC) = {(32\*4) + 12} = 140
- mem[35] : blt 명령어가 True로 실행되어, 다음 PC의 출력이 분기. → (다음 PC) = {(35\*4) + 12} = 152
- mem[38] : bge 명령어가 False로 실행되어, 다음 PC의 출력이 유지. → (다음 PC) = {(38\*4) + 4} = 156
- mem[39] : bltu 명령어가 False로 실행되어, 다음 PC의 출력이 유지. → (다음 PC) = {(39\*4) + 4} = 160
- -mem[40]: bgeu 명령어가 True로 실행되어, 다음 PC의 출력이 분기. → (다음 PC) = {(40\*4) + 12} = 172

lui x10, 3 auipc x11, 0 =

4. Timing Diagram

jalr x13, x12, 16

#### LU/AU/JAL/JALR-Type



- mem[43] : lui 명령어의 실행으로 (3 << 12)의 값이 RegFile에 저장.
- mem[44] : auipc 명령어의 실행으로 현재 PC의 값이 RegFile에 저장.
- mem[45] : 현재 PC의 주소에 4를 더하여 RegFile에 저장하고, 다음 PC는 Jump.
- mem[48] : 현재 PC의 주소에 4를 더하여 RegFile에 저장하고, 다음 PC는 Jump.

|          | RegFile                                                                   |
|----------|---------------------------------------------------------------------------|
| 0        | zero                                                                      |
| 1 2      | 11                                                                        |
| 3        | 12                                                                        |
| 4        | 13 -> 23                                                                  |
| 5        | 14 -> 1                                                                   |
| 6        | 15 -> 32'b1100000                                                         |
| 7        | 16 -> 0 -> 13                                                             |
| 8        | 17 -> 0 -> 1                                                              |
| 9        | 18 -> 1 -> 0                                                              |
| 9<br>10  | 19 -> 0 -> 32'b000011                                                     |
|          | 20 -> 32′b000111 -> 32′b001111<br>-> <mark>32′b0011_0000_0000_0000</mark> |
| 11       | 21 -> 32'b001111 -> 32'b001100 -> 176                                     |
| 12       | 22 -> 32'b001000 -> 32'b0000 -> 184                                       |
| 13<br>14 | 23 -> 32'b001_1000_0000 -> 196                                            |
| 14<br>15 | 24 -> 32'b001_1000_0000_0000_0000                                         |
|          | 25 -> 32'b11_1000_0000<br>-> 32'b00_0000_0000_1000_0000                   |
| 16<br>17 | 26 -> 32'b11_1000_0000                                                    |
| 18       | 27 -> 32'b00_1000_0001_1000_0000                                          |
|          | 28 -> 32'b11_1000_0001_1000_0000                                          |
| 19       | 29 -> 32'b001_1000_0001_1000_0000                                         |
| 20       | 30 -> 32'b001_1000_0001_1000_0000                                         |

## 5. Test Program 설명 및 분석



RISC-V Online Assembler







sort.c







45 00f707b3





## 5. Test Program 설명 및 분석



- 배열 [5, 4, 3, 2, 1, 0]에 대하여 0을 제외하고, 데이터를 오름차순으로 분류(sorting)된 데이터가 RAM에 저장(store).
- Testbench 코드에 검증을 위한 코드를 추가하여, 어떤 주소에 데이터가 정상적으로 배열된 것을 확인.

## 6. Trouble Shooting

#### 1. Program Counter Issue











#### # 문제 발생

- B-Type에 대하여 ISA Test를 진행할 때 Program Counter가 급격히 커지는 문제를 발견.
- 이전까지의 PC가 정상적이고, 출력이 32'bX 로 나오지 않는 것으로 보아, Data Path 내의 연결은 문제가 없을 것으로 추측.

#### ▶ # 원인 추적

- State의 출력이 B\_EXE 임을 확인하여, Control Unit의 문제가 아님을 확인.
- 따라서, ROM Code에서 잘못된 정보를 기입하였을 것으로 추측.

#### **▶**# 문제 해결

- 분기(Branch)가 발생할 경우, Program Counter의 값이 바뀌고, ROM의 Address도 이에 맞게 변경시켜서 문제를 해결.
- CPU의 구조와 RV32I의 명령어를 완벽히 이해하지 못해서 발생한 Trouble Shooting.

## 6. Trouble Shooting

### 2. Stack Point 초기화









#### # 문제 발생

- 초기값인 [5, 4, 3, 2, 1]은 RAM에 저장이 되지만, 그 이후에는 데이터 변동이 생기지 않는 문제를 발견.
- 초기값이 제대로 저장된 것을 통해서, Data Path에서 문제 원인이 발생한 것이 아니라고 추측.

#### ▶ # 원인 추적

- 직접 Register와 RAM의 data 및 address를 추적한 결과, Stack Pointer가 RAM의 음수를 가리키는 것을 발견.
- 현재 프로젝트는 System Verilog를 활용해서 RV32I를 구현한 것이므로, Stack Pointer가 음수를 가리켜서는 안된다.

### # 문제 해결

- 초기에 Stack Pointer의 데이터를 설정할 때, 더 큰 값을 할당하여 문제 해결.

## 7. 프로젝트 고찰

### • CPU 및 메모리의 구조/동작

- RISC-V의 ISA를 배우면서 기존에 알고 있던 Computer Architecture에 대한 취약점을 보완.
- '어째서 CPU는 이렇게 복잡하고 까다로운 절차로 동작하는가?'에 대해서 숙고.

### • 어셈블리 언어에 대한 지식

- 평소에 이해하지 못했던 어셈블리 언어에 대한 강의 및 과제를 진행하면서 이해도 증가.
- 해당 지식은 이후에 인베디드 분야로 나아가거나, 다른 CPU에 대해 학습할 때 큰 도움이 될 것.

# # 감사합니다